Cadence Design Systems e STMicroelectronics hanno iniziato una collaborazione al tape-out di un SerDes 56G VSR (very short-reach) da 7 nm per un System on Chip (SoC) destinato ai mercati networking, cloud e data center. Per il SerDes 56G-VSR, Cadence ha messo a disposizione l’architettura IP critica, alcuni blocchi secondari IP e il relativo supporto di progettazione, beneficiando degli investimenti effettuati nella tecnologia SerDes PAM4 a 56G e 112G; ST ha sviluppato il core SerDes completo sfruttando la propria esperienza in questo campo.
L’ampio portafoglio di IP Cadence, comprendente SerDes PAM4 Multi-Rate a 112G, e la tecnologia digitale e di signoff all’avanguardia, oltre al sistema di implementazione Innovus, supportano la strategia progettazione Intelligent System Design di Cadence, consentendo ai clienti di raggiungere l’eccellenza nello sviluppo SoC.
Commenti
“Il forte SerDes 112G di Cadence soddisfa pienamente i requisiti relativi agli ASIC per la rete e la comunicazione”, ha affermato Flavio Benetti, direttore generale della divisione ASIC di STMicroelectronics. “Combinando gli elementi costitutivi IP collaudati al silicio di Cadence con la nostra profonda conoscenza delle tecniche di progettazione analogica e del segnale misto SerDes, siamo stati in grado di battere i difficili target di potenza dei nostri clienti. Apprezziamo la nostra costante collaborazione e abbiamo selezionato Cadence come nostro fornitore preferito per SerDes IP 112G di lunga portata“.
“La nostra proficua collaborazione con la STMicroelectronics esemplifica il modo in cui Cadence offre l’eccellenza del design SoC attraverso la nostra strategia di progettazione di sistemi intelligenti”, ha affermato Babu Mandava, vicepresidente senior e direttore generale del gruppo IP di Cadence. “Il nostro portafoglio IP PAM4 SerDes IP collaudato al silicio, ottimizzato per potenza, prestazioni ed efficienza dell’area, utilizzato insieme al sistema di implementazione Cadence Innovus, ha consentito a ST di raggiungere l’eccellenza delle prestazioni e il vantaggio del time-to-market per i loro design innovativi“.